Микросхема пзу постоянное запоминающее устройство хранит. ПЗУ — где хранится и зачем нужна

ПЗУ - быстрая, энергонезависимая память, которая, предназначенная только для чтения. Информация заносится в нее один раз (обычно в заводских условиях) и сохраняется постоянно (при включенном и выключенном компьютере). В ПЗУ хранится информация, присутствие которой постоянно необходимо в компьютере. Комплект программ, находящийся в ПЗУ образовывает базовую систему ввода/вывода BIOS (Basic Input Output System). BIOS (Basic Input Output System - базовая система ввода-вывода) - совокупность программ, предназначенных для автоматического тестирования устройств после включения питания компьютера и загрузки операционной системы в оперативную память.

В ПЗУ находятся:

Тестовые программы, проверяющие при каждом включении компьютера правильность работы его блоков;

Программы для управления основными периферийными устройствами - дисководом, монитором, клавиатурой;

Информация о том, где на диске расположена операционная система.

Типы ПЗУ:

ПЗУ с масочным программированием это память, в которую информация записана раз и навсегда в процессе изготовления полупроводниковых интегральных схем. Постоянные запоминающие устройства применяются только в тех случаях, когда речь идет о массовом производстве, т.к. изготовление масок для интегральных схем частного применения обходится весьма недешево.

ППЗУ (программируемое постоянное запоминающее устройство).

Программирование ПЗУ – это однократно выполняемая операция, т.е. информация, когда-то записанная в ППЗУ, впоследствии изменена быть не может.

СППЗУ (стираемое программируемое постоянное запоминающее устройство). При работе с ним, пользователь может запрограммировать его, а затем стереть записанную информацию.

ЭИПЗУ (электрически изменяемое постоянное запоминающее устройство). Его программирование и изменение осуществляются с помощью электрических средств. В отличии от СППЗУ для стирания информации, хранимой в ЭИПЗУ, не требуется специальных внешних устройств.

Наглядно ОЗУ и ПЗУ можно представить себе в виде массива ячеек, в которые записаны отдельные байты информации. Каждая ячейка имеет свой номер, причем нумерация начинается с нуля. Номер ячейки является адресом байта.

Центральный процессор при работе с ОЗУ должен указать адрес байта, который он желает прочитать из памяти или записать в память. Разумеется, из ПЗУ можно только читать данные. Прочитанные из ОЗУ или ПЗУ данные процессор записывает в свою внутреннюю память, устроенную аналогично ОЗУ, но работающую значительно быстрее и имеющую емкость не более десятков байт.

Процессор может обрабатывать только те данные, которые находятся в его внутренней памяти, в ОЗУ или в ПЗУ. Все эти виды устройства памяти называются устройствами внутренней памяти, они обычно располагаются непосредственно на материнской плате компьютера (внутренняя память процессора находится в самом процессоре).


Кэш-память. Обмен данными внутри процессора происходит намного быстрее, чем обмен данными между процессором и оперативной памятью. Поэтому, для того чтобы уменьшить количество обращений к оперативной памяти, внутри процессора создают так называемую сверхоперативную или кэш-память. Когда процессору нужны данные, он сначала обращается к кэш-памяти, и только тогда, когда там отсутствуют нужные данные, происходит обращение к оперативной памяти. Чем больше размер кэш-памяти, тем большая вероятность, что необходимые данные находятся там. Поэтому высокопроизводительные процессоры имеют повышенные объемы кэш-памяти.

Различают кэш-память первого уровня (выполняется на одном кристалле с процессором и имеет объем порядка несколько десятков Кбайт), второго уровня (выполняется на отдельном кристалле, но в границах процессора, с объемом в сто и более Кбайт) и третьего уровня (выполняется на отдельных быстродействующих микросхемах с расположением на материнской плате и имеет объем один и больше Мбайт).

В процессе работы процессор обрабатывает данные, находящиеся в его регистрах, оперативной памяти и внешних портах процессора. Часть данных интерпретируется как собственно данные, часть данных - как адресные данные, а часть - как команды. Совокупность разнообразных команд, которые может выполнить процессор над данными, образовывает систему команд процессора. Чем больше набор команд процессора, тем сложнее его архитектура, тем длиннее запись команд в байтах и тем дольше средняя продолжительность выполнения команд.

Основные положения.

Память в микропроцессорной системе выполняет функцию хранения данных. Различные типы памяти предназначены для хранения различных типов данных. Подробнее это будет рассмотрено ниже.

Информация в памяти хранится в ячейках, количество разрядов которых равно количеству разрядов шины данных процессора. Обычно оно кратно восьми. Это связано с тем, что байт является восьмиразрядной единицей измерения. Поэтому объём памяти чаще всего измеряется в байтах независимо от разрядности ячейки памяти.

Допустимое количество ячеек памяти определяется количеством разрядов шины адреса как 2N, где N - количество разрядов шины адреса.

Используются также следующие более крупные единицы объема памяти: килобайт - 210=1024 байта (обозначается Кбайт), мегабайт – 220=1 048 576 байт (обозначается Мбайт), гигабайт - 230 байт (обозначается Гбайт), терабайт - 240 (обозначается Тбайт). Например, если память имеет 65 536 ячеек, каждая из которых 16-разрядная, то говорят, что память имеет объем 128 Кбайт. Совокупность ячеек памяти называется обычно пространством памятисистемы.

Для подключения модуля памяти к системной магистрали используются блоки сопряжения, которые включают в себя дешифратор (селектор) адреса, схему обработки управляющих сигналов магистрали и буферы данных (рис. 8.1). Для подключения модуля памяти к системной магистрали используются блоки сопряжения, которые включают в себя дешифратор (селектор) адреса, схему обработки управляющих сигналов магистрали и буферы данных (рис. 2.18).

Обычно в составе системы имеется несколько модулей памяти, каждый из которых работает в своей области пространства памяти. Селектор адреса как раз и определяет, какая область адресов пространства памяти отведена данному модулю памяти. Схема управления вырабатывает в нужные моменты сигналы разрешения работы памяти (CS – Chip Select) и сигналы разрешения записи в память (WR — Write-Read). Буферы данных передают данные от памяти к магистрали или от магистрали к памяти. В пространстве памяти микропроцессорной системы обычно выделяются несколько особых областей, которые выполняют специальные функции.

Классификация модулей памяти.

Классификация памяти необходима для более чёткого понимания того, для чего та или иная память будет использоваться.

Прежде всего, память делится на две основные подгруппы: постоянное запоминающее устройство (ПЗУ) и оперативное запоминающее устройство (ОЗУ).

Постоянное запоминающее устройство (ПЗУ).

Постоянным запоминающим устройством называют энергонезависимую память, т.е. память, не зависящую от наличия напряжения питания на устройстве. В таком устройстве информация может храниться длительное время без подключения его к источнику питания.

Данный тип памяти предназначен для хранения информации, которая не должна быть уничтожена при пропадании питания на устройстве. К таким данным можно отнести программу для микроконтроллера, данные о настройке этой программы, различные файлы. К файлам могут относиться графические изображения, данные, снятые с датчиков и т.д.

Существует множество различных реализаций ПЗУ. В микроконтроллерах наибольшую популярность получили две технологии. Это – EEPROM (Electronically Erasable Programmable ROM – электрически стираемая программируемая энергонезависимая память) и flash (Flash Erase EEPROM).

EEPROM была разработана в 1979 году фирмой Intel. Эта память имеет возможность перепрограммирования при подключении её к стандартной шине процессора. Причём стирание любой ячейки памяти происходит автоматически при записи в неё новых данных. Т.о. в этом типе памяти существует возможность изменить информацию в одной ячейке без затрагивания соседних ячеек.

Flash память является дальнейшим развитием EEPROM. В ней используется несколько отличный от EEPROM тип ячейки-транзистора. И другая организация доступа к ячейкам памяти. В результате чего доступ к ячейкам стал быстрее. Но стирание в flash памяти производится только для определённого блока данных, либо для всей микросхемы в целом. Стереть один элемент в ней невозможно. А так как запись в этом типе микросхемы (для типа памяти NAND) производится поэлементным «И» текущего состояния ячейки с данными которые надо записать, то верные данные будут записаны в ячейку только в том случае, если в ней будут записаны только одни единицы. Установить в ячейке единицу можно только функцией стирания. Никакой записью данных этого сделать нельзя. Следовательно, для того, чтобы записать данные в одну ячейку памяти, надо скопировать в стороннюю память весь блок, который будет стёрт, стереть его. В памяти поменять значение нужной ячейки и уже изменённый блок записать обратно.

Как можно видеть работа с отдельными ячейками данных медленная из-за необходимости каждый раз копировать и стирать целый блок данных. Но работа сразу со всем блоком на много быстрее чем в EEPROM.

Т.о. во Flash имеет смысл хранить информацию, которая будет изменяться редко (или никогда). А в EEPROM можно записывать настройки программы, которые должны сохраниться после отключения устройства от питания.

Flash память бывает двух типов – это NOR и NAND. NOR (Not OR) имеет быстрый произвольный доступ к ячейкам памяти и возможность побайтовой записи. NAND (Not AND) позволяет производить быструю запись и стирание данных, но имеет несколько большее время произвольного доступа к данным по сравнению с NOR.

Исходя из особенностей структур памяти, NAND обычно используется для хранения информации, считываемой потоком, такой как видео, музыка и т.д. NOR же используется для хранения программы, благодаря высокой скорости чтения произвольного байта данных.

ПЗУ имеет относительно низкое быстродействие и не может быть использован для хранения информации, к которой нужен быстрый доступ, такой как переменные.

Память программы начального запускавсегда выполняется на ПЗУ. Именно с этой области процессор начинает работу после включения питания и после сброса его с помощью сигнала RESET. При наличии у микроконтроллера нескольких типов ПЗУ, зачастую существует выбор с какой из них стартовать программу. Для этого наружу выводится несколько ножек, комбинация сигналов на которых идентифицирует ту или иную ПЗУ.

Адресация в NAND.

Для примера работы с ПЗУ рассмотрим организацию памяти и обращение к ней на примере микросхемы памяти NAND.

Структура памяти NAND представлена на рис 8.2.

Память в микросхеме делится на блоки, которые в свою очередь делятся на страницы, состоящие из байт. Т.о. для полной адресации байта памяти требуется знать номер блока, номер страницы и сам адрес байта в этой странице.

Общая ёмкость памяти в этом случае равна произведению ёмкости страницы на количество страниц в блоке и на количество блоков в микросхеме памяти. Если у нас, как показано на рис 8.2, микросхема состоит из 2000 блоков, содержащих 128 страниц каждый. В странице содержится 8192 байта памяти. В итоге получаем: 8192*128*2000 = 2 Гбайта памяти. Обычно размер памяти указывают в битах. Т.е. размер рассматриваемой микросхемы составляет 16Гбит, что и будет указано у неё в документации.

Соответственно, для получения одного байта информации на выводе R/W, отвечающем за чтение запись, устанавливается сигнал, говорящий, что будет чтение. Отправляется команда запроса на чтение байта данных. Затем формируется пакет вида, как показано на рис 8.3.

В этом пакете А13-А0 – это адрес байта в странице, А20-А14 – это номер страницы, А32-А21 – это номер блока.

В ответ на этот запрос микросхема должна выдать запрошенный байт. При этом, если требуется считать несколько байт подряд, то достаточно просто продолжать считывать данные, не обновляя адрес. Микросхема автоматически увеличивает адрес на единицу при каждом чтении. Т.е. при использовании данной микросхемы выгодно читать данные сразу страницами (в нашем примере по 8192 байта).

Статьи к прочтению:

ПЗУ — Постоянное Запоминающее Устройство

Основные классификационные параметры ЗУ

Параметр Обозначение Определение
Информационная емкость N Число бит памяти в накопителе ЗУ
Число слов и ЗУ п Число адресов слов в накопителе ЗУ
Разрядность т Число разрядов в накопителе ЗУ
Коэффициент разветвления по выходу K p Число единичных нагрузок (входов других ИМС), которые можно одновременно подключить к выходу ЗУ
Число циклов перепрограм­мирования Ncy Число циклов запись-стирание, при котором сохраняется работоспособность ЗУ
Потребляемая мощность р CC Потребляемая ЗУ мощность в установленном режиме работы
Потребляемая мощность в режиме хранения p CCS Мощность, потребляемая ЗУ при хранении информации в режиме невыбора
Время хранения информации t SG Интервал времени, в течение которого ЗУ в заданном режиме сохраняет информацию

Статические параметры 3У

Важное преимущество ПЗУ по сравнению с ОЗУ - сохранение информации при выключении питания. Стоимость бита хранимой в ПЗУ информации может быть почти на порядок ниже, чем в ОЗУ. Постоянные ЗУ могут быть реализованы на основе различных физических принципов.

В настоящее время применяются следующие виды ПЗУ:

МАСОЧНЫЕ ПЗУ программируются их изготовителем, который по подготовленной пользователем информации делает фото-шаблоны, с помощью которых заносит эту информацию в процессе производства на кристалл ПЗУ. Этот способ самый дешевый и предназначен для крупносерийного производства ПЗУ.

Масочные ПЗУ строятся на основе диодов, биполярных и МДП-транзисторов. В диодных ПЗУ диоды включены в тех пересечениях матрицы, которые соответствуют записи «1», и отсутствуют в местах, где должен быть записан «0». Внешние цепи управления диодных ПЗУ очень просты. Так как диодная матрица представляет собой элемент с гальваническими связями, то выходные сигналы имеют ту же форму, что и входные. Постоянные ЗУ на МДП-транзисторах несколько проще в изготовлении, чем биполярные.



Масочные ПЗУ характеризуются большой надежностью, но невозможно изменить информацию в ПЗУ без изготовления новой ИС, что особенно неудобно на этапе отработки программ системы.

ПРОГРАММИРУЕМЫЕ ПОЛЬЗОВАТЕЛЕМ ПЗУ являются более универсальными и, следовательно, более дорогими приборами. Они представляют собой матрицы биполярных приборов с плав­кими перемычками (их упрощенная схема приведена на рис. 17.7), связи которых с адресными и разрядными шинами разрушаются при занесении кода на специальных ПРОГРАММАТОРАХ . Эти устройства вырабатывают напряжения, необходимые и достаточные для пережигания плавких перемычек в выбранных запоминающих элементах ПЗУ

На рис. . плав­кие перемычки ПП показаны в виде предохранителей, включенных в эмиттеры многоэмиттерных транзисторов VТo...VТп. Программируемые элементы включе­ны между эмиттерами транзисторов матриц и разрядными шинами. Наличие перемычки соответствует логическому 0 на выходе усилителя считывания, а отсут­ствие перемычки - логической единице. Процесс записи информации в схему представляет собой избирательное разрушение плавких пере­мычек током, обеспечиваемым устройством программирования

ОДНОКРАТНО ПРОГРАММИРУЕМЫЕ ПЗУ (ППЗУ) накопитель выполняют на базе ячеек. Постоянные ЗУ данного типа допускают только однократную запись информации в ячейку. При програм­мировании"эти плавкие перемычки из нихрома или другого тугоплавкого материала пережигают с помощью специального про­граммирующего устройства.. Пережигание перемычек в режиме про­граммирования выполняется серией импульсов по специальной программе.

Для повышения надежности работы ПЗУ методика программирования преду­сматривает подачу серии 40,.. 100 импульсов после фиксации момента пережигания перемычки, а также обязательную термотренировку запрограммированного ПЗУ при температуре (около 100°С).

Более надежными являются микросхемы с перемычками из поликристаллического кремния, в которых процесс необратимого перехода поликремния из проводящего состояния в непроводящее происходит под действием нагрева, вызванного протеканием тока.

Схемы поддержки режима программирования обычно располагаются на самом кристалле микросхемы, и процесс программирования.протекает следующим образом.

1) На адресные входы подается адрес выбранной ячейки.

2) Напряжение питания микросхемы +U повышается до напряжения программирования +10 V необходимого для создания тока, I ³ 400 mA достаточного для плавления перемычки.

3) На вход программирования V через резистор подется напряжение +15 V с током не более 100 mA

ПЕРЕПРОГРАММИРУЕМЫЕ ПЗУ (РПЗУ) Наибольшее распространение среди них получили ПЗУ с ультрафиолетовым стиранием и с электрическим стиранием и записью информации.

Микросхемы, в которых информация стирается с помощью ультрафиолетового излучения (УФППЗУ), имеют: возможность многократного программирования, достаточно малое время выборки и энергопотребление, большую емкость.

Запоминающим элементом в ПЗУ с УФ-стиранием является МОП-транзистор. Информация о содержимом данной ячейки хранится в виде заряда на втором затворе МОП-транзистора. При необходимости в перепрограммировании микросхемы предварительно записанную информацию стирают ультрафиолетовым светом c l £ 400 мкм (источником может являться лампа ДРТ220 или ДРТ375) через прозрачное кварцевое окошко на поверхности корпуса микросхемы. УФ-излучение разряжает плавающий затвор МОП-транзистора. Время сохранения информации в микросхемах ПЗУ данного типа определяется качеством призатворного диэлектрика и для современных микросхем составляет десять лет и более.

Микросхемы ПЗУ с электрическим стиранием информации популярны у разработчиков микропроцессорной техники благодаря возможности быстрого стирания и записи, большим допустимым числом циклов перезаписи информации.(10000 раз и более). Однако они достаточно дорогие и сложные по сравнению с микросхемами ПЗУ с УФ-стиранием и поэтому уступают последним по степени использования в микропроцессорной аппаратуре.

Основу запоминающей ячейки в ПЗУ с электрическим стиранием составляет МОП-транзистор с плавающим затвором, такой же, как и в ПЗУ с УФ-стиранием. Но в микросхемах данного типа технологическими методами обеспечена возможность обратного туннелирования, т.е. отбора электронов с плавающего затвора, что позволяет выборочно стирать занесенную информацию.

СЕГНЕТОЭЛЕКТРИЧЕСТВО, электрический аналог ферромагнетизма. Подобно тому как в ферромагнитных веществах при помещении их в магнитное поле проявляется остаточная магнитная поляризация (момент), в сегнетоэлектрических диэлектриках, помещенных в электрическое поле, возникает остаточная электрическая поляризация.

Микроскопической причиной сегнетоэлектричества является наличие внутри вещества атомных (или молекулярных) диполей. Эти диполи ориентируются внешним электрическим полем и остаются ориентированными после снятия поля; переключение направления поля на противоположное приводит к обратной ориентации диполей. Принципиальное отличие сегнетоэлектричества от ферромагнетизма состоит в том, что свободные электрические заряды могут экранировать электрические поля, создаваемые электрическими диполями, а это затрудняет прямое наблюдение статической поляризации. Поляризацию обычно измеряют по так называемой петле гистерезиса. Образец помещают между пластинами конденсатора, на которые подается переменное напряжение E. На экране осциллографа регистрируется кривая зависимости заряда, возникающего на пластинах, а тем самым и электрической поляризации (поскольку заряд, отнесенный к единице площади поверхности пластин, является мерой вектора электрической поляризации P), от напряжения (поля) E. Петля гистерезиса, представленная на рис. 1, характеризуется двумя величинами: остаточной поляризацией P (любого знака), имеющейся даже при нулевом поле E, и коэрцитивным полем Ec, при котором вектор поляризации изменяет направление на обратное. Площадь петли гистерезиса равна работе электрических сил, затрачиваемой в пределах одного цикла перехода сегнетоэлектрика между двумя эквивалентными состояниями поляризации противоположного знака.

На данный момент имеется огромное количество всевозможнейших комбинаций основных элементов, из которых строится ячейка памяти – ферромагнитного сегнетоэлектрического транзистора и такого же конденсатора. Но при рассмотрении этих комбинаций можно выявить 4 основных типа, которые являются базовыми, все остальные типы ячеек FeRAM являются лишь их комбинациями. Это однотранзисторная ячейка 1Т FeRAM, одноконденсаторная ячейка 1С FeRAM, называемая еще SFRAM (statically read, non-volatile, ferroelectric random access memory - полный аналог SRAM), наиболее распространенная транзисторно-конденсаторная ячейка 1Т-1С FeRAM и наиболее стабильная из всех вышеперечисленных двойная ячейка 2T-2C FeRAM. А теперь подробнее.

Помимо этих основных структур существует огромное количество их комбинаций. Практически любой мало-мальски уважающий себя университет занимается сейчас перебором вариантов компоновки ячеек и изучением свойств этих гибридов. Защищаются дипломы на данную тему, получаются все новые и новые патенты. Рассмотреть хотя бы наиболее перспективные комбинации в рамках одной статьи - дело нереальное. Тут материала как минимум еще на одну статью, ну а пока стоит перейти к дальнейшим перспективам FeRAM.

Эта структура ячейки использовалась в одной из первых работающих моделей FeRAM, но показатели ее были не на высоте - ячейка слишком быстро теряла заряд и переходила в непредсказуемое состояние, то есть не являлась энергонезависимой, поэтому работы в области 1T были свернуты. Но сама идея оказалась живуча - ведь имея в качестве ячейки всего один транзистор можно добиться минимального ее размера и, соответственно, гигантской информационной емкости приходящейся на единицу поверхности чипа. Именно поэтому в 2002 году работы над созданием 1Т FeRAM были продолжены двумя крупнейшими японскими институтами - NERI (Nanoelectronics Research Institute) и AIST (National Institute of Advanced Industrial Science and Technology). Используя ферромагнитные сегнетоэлектрики новейшего поколения - композиционный оксид SBT (SrBi2Ta2O9) с добавлением гафния Hf и несколько модифицировав структуру полевого сегнетоэлектрического транзистора (ferroelectric gate field-effect transistor) им удалось получить 1Т структуру со значительно более долгим временем хранения заряда, на порядок больше предыдущих разработок.

Сама схема 1Т FeRAM выглядит следующим образом:

Слева приведена схема традиционной 1T-1C ячейки, справа только 1Т. Даже из принципиальной схемы явствует, что ячейка 1Т меньше и проще в исполнении по сравнению с 1T-1C, что должно положительно сказаться на себестоимости и на информационной емкости памяти на ее основе.

Сам транзистор выглядит так:

Запись в ячейку 1T FeRAM осуществляется при подаче положительного или отрицательного заряда на электроды схемы. Когда на электрод стока (drain electrode) подается напряжение +6V в канале проводника возникает пульсирующий адекватный ток соответствующий значению "1". И наоборот - после подачи отрицательного напряжения - пульсирующий ток крайне незначителен - ячейка переходит в положение "0".

На графике это выглядит следующим образом:

Как следует из этого графика разница между состоянием "0" и состоянием "1" достаточна для однозначного определения значения ячейки, а падение тока утечки незначительно - за 106 секунд (что соответствует 11,6 суткам) падение не превысило 2%.

Подводя итог, можно сказать, что данная технология вполне жизнеспособна - чрезвычайно малый размер ячеек, стабильность заряда и высокая скорость доступа к ячейкам (что может быть проще транзистора?) - вот ключевые позиции 1T FeRAM. Основной проблемой является надежность хранения заряда - память на базе 1T FeRAM теряет данные по прошествии 50-60 дней. Впрочем, для рынка мобильных компьютеров это не актуально - вряд ли у кого из владельцев КПК его любимая игрушка будет выключена более двух месяцев, а при включении заряд на транзисторах обновляется. Следовательно, создателям 1T осталось повысить надежность и, главное, реализовать все это на практике - а это похоже будет главной проблемой, ни один из крупных производителей FeRAM пока не заинтересовался этой новой реинкарнацией старой идеи, предпочитая заниматься более традиционными 1T-1C и 2Т-2C. На текущий момент не было ни одной новости о лицензировании технологии 1Т каким-нибудь крупным производителем. По-видимому, стереотипы живучи - один раз забраковав 1Т структуру, гиганты компьютерной индустрии накрепко про нее забыли. Хочется верить, что этой, как ее назвали разработчики, ultra-Gbit FeRAM, повезет с издателями, и увидим мы на прилавках дешевые емкие энергонезависимые носители информации.

Энергонезависимое сегнетоэлектрическое ОЗУ (FRAM) емкостью 16 кбит с последовательным интерфейсом и питанием 3В

Отличительные особенности:

Сегнетоэлектрическое энергонезависимое ОЗУ емкостью 16 кбит
- Организация ячеек памяти 2048 x 8
- Неограниченное количество циклов чтение/запись
- 10 летний срок хранения информации
- Запись без задержки (NoDelay™)
- Продвинутая высоконадежная сегнетоэлектрическая технология

Быстродействующий двухпроводной последовательный интерфейс
- Максимальная тактовая частота последовательной шины до 1 МГц
- Непосредственная аппаратная замена ЭППЗУ

Малая потребляемая мощность
- Работа при питании 2.7-3.6В (новая особенность)
- Активный ток - 75 мкА (100 кГц, 3В)
- Ток покоя - 1 мкА

Соответствие промышленным стандартам
- Рабочая температура: -40° C … +85° C
- 8-выв. корпус SOIC
- Доступность экологически чистого 8-выв. корпуса SOIC (новая особенность)

Структурная схема FM24CL16:

Расположение выводов FM24CL16:

Общее описание:

FM24CL16 – энергонезависимая память емкостью 16 кбит, выполненная по сегнетоэлектрической технологии. Сегнетоэлектрическое оперативное запоминающее устройство или FRAM является энергонезависимым и выполняет операции чтения и записи подобно ОЗУ. Оно обеспечивает надежное хранение информации в течение 10 лет, при устранении проблем связанных со сложностью, ограниченным быстродействием записи и уровнем системной надежности ЭППЗУ и другой энергонезависимой памяти.

В отличие от ЭППЗУ FM24CL16 выполняет операцию записи на скорости шины. При этом не возникает никаких задержек при записи.

Следующий цикл шины может быть начат немедленно без необходимости опроса данных. Кроме того, устройство обладает неограниченным количеством циклов записи, что на много порядков больше, чем у ЭППЗУ. Также FRAM потребляет гораздо меньший ток при записи, чем ЭППЗУ, которому требуется дополнительный внутренний источник питания схемы программирования.

Данные возможности делают FM24CL16 идеальным для приложений с энергонезависимым хранением информации, где требуется частая и быстрая запись данных. Примеры таких приложений простираются от накопителей данных, где время записи может быть критичным параметром, до промышленного управления, где задержки при записи в ЭППЗУ могут привести к потери информации. В совокупности данные преимущества позволяют записывать данные с большей частотой, не вызывая при этом неудобства в программировании.

FM24CL16 выпускается в стандартном промышленном 8-выв. корпусе SOIC и использует двухпроводной протокол связи. Выполнение технических характеристик гарантируется во всем промышленном температурном диапазоне -40°C … +85°C. FM24CL16 требует для питания 3В и обеспечивает быстродействие шины до 1 МГц, при этом функционально совместим с 5В версией FM24C16.

Описание выводов:

Информация для заказа:

Тонкие пленки из цирконата-титаната свинца и лантана (PLZT) активно изучаются с целью создания энергозависимых микроэлектронных ЗУ с применением кремниевой технологии. (Бистабильная поляризация – идеальная основа для двоичных ячеек памяти.)

В результате перехода технологий производства полупроводниковых изделий на процесс менее 1 мкм возникла необходимость соответствующего уменьшения напряжения питания. В настоящее время на рынке усиливается тенденция перехода от 5-вольтовых систем к 3-вольтовым. Однако, не вся компонентная база удовлетворяет данной тенденции и проектировщики систем сталкиваются со сложностью применения компонентов при использовании одного источника питания. Эта проблема даже больше касается компаний занимающихся техническим обслуживанием систем, которые экономят средства за счет перепроектирования морально устаревших 5-вольтовых частей.

Корпорация Atmel учитывала это при проектировании новой серии AT45DBXXXX семейства DataFlash с питанием только 3В. Однако, семейство 3-вольтовых DataFlash могут использоваться и в 5-вольтовых системах. Данное практическое руководство имеет целью привести рекомендации по использованию 3-вольтовых DataFlash в 5-вольтовых системах или в системах со смешанным питанием.


ШЕСТНАДЦАТЕРИЧНЫЕ ЧИСЛА

Ячейка памяти типичной микро-ЭВМ может содержать двоичное число 1001 1110. Такая длинная цепь нулей и единиц сложна для запоминания и неудобна для ввода с клавиатуры. Число 1001 1110 могло бы быть преобразовано в десятичное, что дало бы 158 10 , но процесс преобразований занял бы много времени. Большая часть систем микроинформатики использует шестнадцатеричную форму записи, чтобы упростить запоминание и использование таких двоичных чисел, как 1001 1110.

Шестнадцатеричная система счисления (hexadecimal) или система с основанием 16, использует 16 символов от О до 9 и А, В, С, D, Е, F. В табл. 2.5 приведены эквиваленты десятичных, двоичных и шестнадцатеричных чисел.

Заметим из табл. 1, что каждый шестнадцатеричный символ может быть представлен единственным сочетанием четырех бит. Таким образом, представлением двоичного числа 1001 1110 в шестнадцатеричном коде является число 9Е. Это значит, что часть 1001 двоичного числа равна 9, а часть 1110 равна Е (конечно, в шестнадцатеричном коде). Следовательно, 1001 1110 2 = 9E 16 . (Не следует забывать, что индексы означают основание системы счисления.)

Как преобразовать двоичное число 111010 в шестнадцатеричное? Надо начать с МБ и разделить двоичное число на группы из 4 бит. Затем надо заменить каждую группу из 4 бит эквивалентной шестнадцатеричной цифрой: 1010 2 =А, 0011 2 =3, следовательно, 111010 2 =3A 16.

Как преобразовать шестнадцатеричное число 7F в двоичное? В этом случае каждая шестнадцатеричная цифра должна быть заменена своим двоичным эквивалентом из 4 бит. В примере двоичное число 0111 заменено

Таблица 1. Десятичные, шестнадцатеричные и двоичные эквиваленты

Десятичные Шестнадцатеричные Двоичные
A
В
С
D
E
F

шестнадцатеричной цифрой 7, а 1111 2 заменяет F 16 , откуда 7F 16 = 11110111 2 .

Шестнадцатеричная запись широко используется для представления двоичных чисел.

Таблица 2. Преобразование шестнадцатеричного числа в десятичное

Степень шестнадцати 16 3 16 2 16 1 16 0
Значение позиции
Шестнадцатеричное С E
Десятичное 4096 х 2 = 256 х 12 = 16 х 6 = 1 х 14 =
8192+ 3072+ 96+ 14 = 11374

Преобразуем шестнадцатеричное число 2C6E в десятичное. Процедура действий соответствует табл. 2. Значениями позиций первых четырех шестнадцатеричных цифр являются соответственно слева направо 4096, 256, 16 и 1. Десятичное число содержит 14 (E 16) единиц, 6 чисел 16, 12 (С 16) чисел 256 и 2 числа 4096. Каждая цифра умножается на соответствующий ей вес, получается сумма, которая и дает нам десятичное число 11374.

Преобразуем десятичное число 15797 в шестнадцатеричное. На рис. 5 показана процедура действий. В первой строке 1579710 разделено на 16, что

15797 10:16 = 987 остаток5 10 = 5 16 МР

978 10: 16 = 61 остаток11 10 = B 16

61 10:16 = 3 остаток13 10 = D 16

3 10: 16 = 0 остаток3 10 =3 16 СР

15797 10 = 3 D B 5

Рис. 5. Десятично-шестнадцатеричное преобразование

дает частное 987 10 и остаток 5 10 , который преобразуется затем в свой шестнадцатеричный эквивалент (5 10 = 5 16) и становится цифрой младшего разряда (МР) шестнадцатеричного числа. Первое частное (987) становится делимым во второй строке и снова делится на 16, что дает частное 61 и остаток 11 10 или шестнадцатеричное В. В третьей строке 61 делится на 16, дает частное 3 и остаток 13 10 или D 16 , а в четвертой строке делимое 3 делится на 16, дает частное 0 и остаток З 10 или 3 16 . Когда частное равно 0, как в четвертой строке, преобразование заканчивается. 3 16 становится цифрой старшего разряда (СР) результата, т.е. 3DB5 16 .

Постоянное запоминающее устройство (ПЗУ ) - энергонезависимая память, используется для хранения массива неизменяемых данных.

Постоянные ЗУ предназначены для хранения информации ко­торая остается неизменной в течение всего времени работы устрой­ства. Эта информация не исчезает при снятии напряжения питания.

Поэтому в ПЗУ возможен только режим считывания инфор­мации, причем считывание не сопровождается ее разрушением.

Класс ПЗУ не однороден и, как отмечалось ранее, может быть разбит на несколько самостоятельных подклассов. Однако все эти подклассы используют один и тот же принцип представления ин­формации. Информация в ПЗУ представляется в виде наличия или отсутствия соединения между шинами адреса (ША) и данных. В этом смысле ЭЗЭ ПЗУ подобен ЭЗЭ динамического ОЗУ, в ко­тором конденсатор памяти Сп либо закорочен, либо исключен из схемы.

2. Историческая хронология развития ПЗУ. Технологии ПЗУ по принцепу записи\перезаписи его содержимого: ROM, PROM, EPROM, EEPROM, flashROM. Привести характеристику этих технологий и рисунки показывающии строение ячеек.

Очень часто в различных применениях требуется хранение информации, которая не изменяется в процессе эксплуатации устройства. Это такая информация как программы в микроконтроллерах, начальные загрузчики и BIOS в компьютерах, таблицы коэффициентов цифровых фильтров в сигнальных процессорах. Практически всегда эта информация не требуется одновременно, поэтому простейшие устройства для запоминания постоянной информации можно построить на мультиплексорах. Схема такого постоянного запоминающего устройства приведена на рисунке 1.

Рисунок 1. Схема постоянного запоминающего устройства, построенная на мультиплексоре.

В этой схеме построено постоянное запоминающее устройство на восемь одноразрядных ячеек. Запоминание конкретного бита в одноразрядную ячейку производится запайкой провода к источнику питания (запись единицы) или запайкой провода к корпусу (запись нуля). На принципиальных схемах такое устройство обозначается как показано на рисунке 2.

Рисунок 2. Обозначение постоянного запоминающего устройства на принципиальных схемах.

Для того, чтобы увеличить разрядность ячейки памяти ПЗУ эти микросхемы можно соединять параллельно (выходы и записанная информация естественно остаются независимыми). Схема параллельного соединения одноразрядных ПЗУ приведена на рисунке 3.

Рисунок 3. Схема многоразрядного ПЗУ.

В реальных ПЗУ запись информации производится при помощи последней операции производства микросхемы - металлизации. Металлизация производится при помощи маски, поэтому такие ПЗУ получили название масочных ПЗУ . Еще одно отличие реальных микросхем от упрощенной модели, приведенной выше - это использование кроме мультиплексора еще и демультиплексора. Такое решение позволяет превратить одномерную запоминающую структуру в многомерную и, тем самым, существенно сократить объем схемы дешифратора, необходимого для работы схемы ПЗУ. Эта ситуация иллюстрируется следующим рисунком:

Рисунок 4. Схема масочного постоянного запоминающего устройства.

Масочные ПЗУ изображаются на принципиальных схемах как показано на рисунке 5. Адреса ячеек памяти в этой микросхеме подаются на выводы A0 ... A9. Микросхема выбирается сигналом CS. При помощи этого сигнала можно наращивать объем ПЗУ (пример использования сигнала CS приведЈн при обсуждении ОЗУ). Чтение микросхемы производится сигналом RD.

Рисунок 5. Обозначение масочного постоянного запоминающего устройства на принципиальных схемах.

Программирование масочного ПЗУ производится на заводе изготовителе, что очень неудобно для мелких и средних серий производства, не говоря уже о стадии разработки устройства. Естественно, что для крупносерийного производства масочные ПЗУ являются самым дешевым видом ПЗУ, и поэтому широко применяются в настоящее время. Для мелких и средних серий производства радиоаппаратуры были разработаны микросхемы, которые можно программировать в специальных устройствах - программаторах. В этих микросхемах постоянное соединение проводников в запоминающей матрице заменяется плавкими перемычками, изготовленными из поликристаллического кремния. При производстве микросхемы изготавливаются все перемычки, что эквивалентно записи во все ячейки памяти логических единиц. В процессе программирования на выводы питания и выходы микросхемы подаЈтся повышенное питание. При этом, если на выход микросхемы подаЈтся напряжение питания (логическая единица), то через перемычку ток протекать не будет и перемычка останется неповрежденной. Если же на выход микросхемы подать низкий уровень напряжения (присоединить к корпусу), то через перемычку будет протекать ток, который испарит эту перемычку и при последующем считывании информации из этой ячейки будет считываться логический ноль.

Такие микросхемы называются программируемыми ПЗУ (ППЗУ) и изображаются на принципиальных схемах как показано на рисунке 6. В качестве примера можно назвать микросхемы 155РЕ3, 556РТ4, 556РТ8 и другие.

Рисунок 6. Обозначение программируемого постоянного запоминающего устройства на принципиальных схемах.

Программируемые ПЗУ оказались очень удобны при мелкосерийном и среднесерийном производстве. Однако при разработке радиоэлектронных устройств часто приходится менять записываемую в ПЗУ программу. ППЗУ при этом невозможно использовать повторно, поэтому раз записанное ПЗУ при ошибочной или промежуточной программе приходится выкидывать, что естественно повышает стоимость разработки аппаратуры. Для устранения этого недостатка был разработан еще один вид ПЗУ, который мог бы стираться и программироваться заново.

ПЗУ с ультрафиолетовым стиранием строится на основе запоминающей матрицы построенной на ячейках памяти, внутреннее устройство которой приведено на следующем рисунке:

Рисунок 7. Запоминающая ячейка ПЗУ с ультрафиолетовым и электрическим стиранием.

Ячейка представляет собой МОП транзистор, в котором затвор выполняется из поликристаллического кремния. Затем в процессе изготовления микросхемы этот затвор окисляется и в результате он будет окружен оксидом кремния - диэлектриком с прекрасными изолирующими свойствами. В описанной ячейке при полностью стертом ПЗУ заряда в плавающем затворе нет, и поэтому транзистор ток не проводит. При программировании микросхемы на второй затвор, находящийся над плавающим затвором, подаЈтся высокое напряжение и в плавающий затвор за счет тунельного эффекта индуцируются заряды. После снятия программирующего напряжения на плавающем затворе индуцированный заряд остаЈтся и, следовательно, транзистор остаЈтся в проводящем состоянии. Заряд на плавающем затворе может храниться десятки лет.

Структурная схема постоянного запоминающего устройства не отличается от описанного ранее масочного ПЗУ. Единственно вместо перемычки используется описанная выше ячейка. В репрограммируемых ПЗУ стирание ранее записанной информации осуществляется ультрафиолетовым излучением. Для того, чтобы этот свет мог беспрепятственно проходить к полупроводниковому кристаллу, в корпус микросхемы встраивается окошко из кварцевого стекла.

При облучении микросхемы, изолирующие свойства оксида кремния теряются и накопленный заряд из плавающего затвора стекает в объем полупроводника и транзистор запоминающей ячейки переходит в закрытое состояние. Время стирания микросхемы колеблется в пределах 10 - 30 минут.

Количество циклов записи - стирания микросхем находится в диапазоне от 10 до 100 раз, после чего микросхема выходит из строя. Это связано с разрушающим воздействием ультрафиолетового излучения. В качестве примера таких микросхем можно назвать микросхемы 573 серии российского производства, микросхемы серий 27сXXX зарубежного производства. В этих микросхемах чаще всего хранятся программы BIOS универсальных компьютеров. Репрограммируемые ПЗУ изображаются на принципиальных схемах как показано на рисунке 8.

Рисунок 8. Обозначение репрограммируемого постоянного запоминающего устройства на принципиальных схемах.

Так так корпуса с кварцевым окошком очень дороги, а также малое количество циклов записи - стирания привели к поиску способов стирания информации из ППЗУ электрическим способом. На этом пути встретилось много трудностей, которые к настоящему времени практически решены. Сейчас достаточно широко распространены микросхемы с электрическим стиранием информации. В качестве запоминающей ячейки в них используются такие же ячейки как и в РПЗУ, но они стираются электрическим потенциалом, поэтому количество циклов записи - стирания для этих микросхем достигает 1000000 раз. Время стирания ячейки памяти в таких микросхемах уменьшается до 10 мс. Схема управления для таких микросхем получилась сложная, поэтому наметилось два направления развития этих микросхем:

2. FLASH -ПЗУ

Электрически стираемые ППЗУ дороже и меньше по объему, но зато позволяют перезаписывать каждую ячейку памяти отдельно. В результате эти микросхемы обладают максимальным количеством циклов записи - стирания. Область применения электрически стираемых ПЗУ - хранение данных, которые не должны стираться при выключении питания. К таким микросхемам относятся отечественные микросхемы 573РР3, 558РР и зарубежные микросхемы серии 28cXX. Электрически стираемые ПЗУ обозначаются на схемах как показано на рисунке 9.

Рисунок 9. Обозначение электрически стираемого постоянного запоминающего устройства на принципиальных схемах.

В последнее время наметилась тенденция уменьшения габаритов ЭСППЗУ за счет уменьшения количества внешних ножек микросхем. Для этого адрес и данные передаются в микросхему и из микросхемы через последовательный порт. При этом используются два вида последовательных портов - SPI порт и I2C порт (микросхемы 93сXX и 24cXX серий соответственно). Зарубежной серии 24cXX соответствует отечественная серия микросхем 558РРX.

FLASH - ПЗУ отличаются от ЭСППЗУ тем, что стирание производится не каждой ячейки отдельно, а всей микросхемы в целом или блока запоминающей матрицы этой микросхемы, как это делалось в РПЗУ.

Рисунок 10. Обозначение FLASH памяти на принципиальных схемах.

При обращении к постоянному запоминающему устройству сначала необходимо выставить адрес ячейки памяти на шине адреса, а затем произвести операцию чтения из микросхемы. Эта временная диаграмма приведена на рисунке 11.

Рисунок 11. Временная диаграмма чтения информации из ПЗУ.

На рисунке 11 стрелочками показана последовательность, в которой должны формироваться управляющие сигналы. На этом рисунке RD - это сигнал чтения, A - сигналы выбора адреса ячейки (так как отдельные биты в шине адреса могут принимать разные значения, то показаны пути перехода как в единичное, так и в нулевое состояние), D - выходная информация, считанная из выбранной ячейки ПЗУ.

· ROM - (англ. read-only memory , постоянное запоминающее устройство), масочное ПЗУ, изготавливается фабричным методом. В дальнейшем нет возможности изменить записанные данные.

· PROM - (англ. programmable read-only memory , программируемое ПЗУ (ППЗУ )) - ПЗУ , однократно «прошиваемое» пользователем.

· EPROM - (англ. erasable programmable read-only memory , перепрограммируемое/репрограммируемоеПЗУ (ПППЗУ /РПЗУ )). Например, содержимое микросхемы К537РФ1 стиралось при помощи ультрафиолетовой лампы. Для прохождения ультрафиолетовых лучей к кристаллу в корпусе микросхемы было предусмотрено окошко с кварцевым стеклом.

· EEPROM - (англ. electrically erasable programmable read-only memory , электрически стираемое перепрограммируемоеПЗУ ). Память такого типа может стираться и заполняться данными несколько десятков тысяч раз. Используется в твердотельных накопителях. Одной из разновидностей EEPROM является флеш-память (англ. flash memory ).

· flashROM - (англ. flash read-only memory ) - разновидность полупроводниковой технологии электрически перепрограммируемой памяти (EEPROM). Это же слово используется в электронной схемотехнике для обозначения технологически законченных решений постоянных запоминающих устройств в виде микросхем на базе этой полупроводниковой технологии. В быту это словосочетание закрепилось за широким классом твердотельных устройств хранения информации.

Структура микропроцессора Устройство управления Устройство управления является функционально наиболее сложным устройством ПК. Оно вырабатывает управляющие сигналы, поступающие по кодовым шинам инструкций во все блоки машины. Упрощенная функциональная схема УУ показана на рис. 4.5. Здесь представлены: Рис. 4.5.Укрупненная функциональная схема устройства управления Регистр команд – запоминающий регистр, в котором хранится код команды: код выполняемой операции и адреса операндов, участвующих в операции. Регистр команд расположен в интерфейсной части МП, в блоке регистров команд. Дешифратор операций – логический блок, выбирающий в соответствии с поступающим из регистра команд кодом операции (КОП) один из множества имеющихся у него выходов. Постоянное запоминающее устройство микропрограмм – хранит в своих ячейках управляющие сигналы (импульсы), необходимые для выполнения в блоках ПК операций обработки информации. Импульс по выбранному дешифратором операций в соответствии с кодом операции считывает из ПЗУ микропрограмм необходимую последовательность управляющих сигналов. Узел формирования адреса (находится в интерфейсной части МП) – устройство, вычисляющее полный адрес ячейки памяти (регистра) по реквизитам, поступающим из регистра команд и регистров МПП. Кодовые шины данных, адреса и инструкций – часть внутренней интерфейсной шины микропроцессора. В общем случае УУ формирует управляющие сигналы для выполнения следующих основных процедур:
  • выборки из регистра-счетчика адреса команды MПП адреса ячейки ОЗУ, где хранится очередная команда программы;
  • выборки из ячеек ОЗУ кода очередной команды и приема считанной команды в регистр команд;
  • расшифровки кода операции и признаков выбранной команды;
  • считывания из соответствующих расшифрованному коду операции ячеек ПЗУ микропрограмм управляющих сигналов (импульсов), определяющих во всех блоках машины процедуры выполнения заданной операции, и пересылки управляющих сигналов в эти блоки;
  • считывания из регистра команд и регистров МПП отдельных составляющих адресов операндов (чисел), участвующих в вычислениях, и формирования полных адресов операндов;
  • выборки операндов (по сформированным адресам) и выполнения заданной операции обработки этих операндов;
  • записи результатов операции в память;
  • формирования адреса следующей команды программы.
Арифметико-логическое устройство предназначено для выполнения арифметических и логических операций преобразования информации. Функционально АЛУ (рис. 4.6) состоит обычно из двух регистров, сумматора и схем управления (местного устройства управления).
Рис. 4.6.Функциональная схема АЛУ Сумматор – вычислительная схема, выполняющая процедуру сложения поступающих на ее вход двоичных кодов; сумматор имеет разрядность двойного машинного слова. Регистры - быстродействующие ячейки памяти различной длины: регистр 1 (Рг1) имеет разрядность двойного слова, а регистр 2 (Рг2) – разрядность слова. При выполнении операций в Рг1 помещается первое число, участвующее в операции, а по завершении операции – результат; в Рг2 – второе число, участвующее в операции (по завершении операции информация в нем не изменяется). Регистр 1 может и принимать информацию с кодовых шин данных, и выдавать информацию на них, регистр 2 только получает информацию с этих шин. Схемы управления принимают по кодовым шинам инструкций управляющие сигналы от устройства управления и преобразуют их в сигналы для управления работой регистров и сумматора АЛУ. АЛУ выполняет арифметические операции (+, -, *, :) только над двоичной информацией с запятой, фиксированной после последнего разряда, т.е. только над целыми двоичными числами. Выполнение операций над двоичными числами с плавающей запятой и над двоично-кодированными десятичными числами осуществляется или с привлечением математического сопроцессора, или по специально составленным программам. Микропроцессорная память Микропроцессорная память - память небольшой емкости, но чрезвычайно высокого быстродействия (время обращения к МПП, т.е. время, необходимое на поиск, запись или считывание информации из этой памяти, измеряется наносекундами – тысячными долями микросекунды). Она предназначена для кратковременного хранения, записи и выдачи информации, непосредственно в ближайшие такты работы машины участвующей в вычислениях; МПП используется для обеспечения высокого быстродействия машины, ибо основная память не всегда обеспечивает скорость записи, поиска и считывания информации, необходимую для эффективной работы быстродействующего микропроцессора. Микропроцессорная память состоит из быстродействующих регистров с разрядностью не менее машинного слова. Количество и разрядность регистров в разных микропроцессорах различны: от 14 двухбайтных регистров у МП 8086 до нескольких десятков регистров разной длины у МП Pentium . Регистры микропроцессора делятся на регистры общего назначения и специальные. Специальные регистры применяются для хранения различных адресов (адреса команды, например), признаков результатов выполнения операций и режимов работы ПК (регистр флагов, например) и др. Регистры общего назначения являются универсальными и могут использоваться для хранения любой информации, но некоторые из них тоже должны быть обязательно задействованы при выполнении ряда процедур. Интерфейсная часть микропроцессора Интерфейсная часть МП предназначена для связи и согласования МП с системной шиной ПК, а также для приема, предварительного анализа команд выполняемой программы и формирования полных адресов операндов и команд. Интерфейсная часть включает в свой состав адресные регистры МПП, узел формирования адреса, блок регистров команд, являющийся буфером команд в МП, внутреннюю интерфейсную шину МП и схемы управления шиной и портами ввода-вывода. Порты ввода-вывода – это пункты системного интерфейса ПК, через которые МП обменивается информацией с другими устройствами. Всего портов у МП может быть 65536. Каждый порт имеет адрес – номер порта, соответствующий адресу ячейки памяти, являющейся частью устройства ввода-вывода, использующего этот порт, а не частью основной памяти компьютера. Порт устройства содержит аппаратуру сопряжения и два регистра памяти – для обмена данными и обмена управляющей информацией. Некоторые внешние устройства используют и основную память для хранения больших объемов информации, подлежащей обмену. Многие стандартные устройства (НЖМД, НГМД, клавиатура, принтер, сопроцессор и др.) имеют постоянно закрепленные за ними порты ввода-вывода. Схема управления шиной и портами выполняет следующие функции:
  • формирование адреса порта и управляющей информации для него (переключение порта на прием или передачу и др.);
  • прием управляющей информации от порта, информации о готовности порта и его состоянии;
  • организацию сквозного канала в системном интерфейсе для передачи данных между портом устройства ввода-вывода и МП.
Схема управления шиной и портами использует для связи с портами кодовые шины инструкций, адреса и данных системной шины: при доступе к порту МП посылает сигнал по КШИ, который оповещает все устройства ввода-вывода, что адрес на КША является адресом порта, а затем посылает и сам адрес порта. То устройство, адрес порта которого совпадает, дает ответ о готовности, после чего по КШД осуществляется обмен данными.
Понравилось? Лайкни нас на Facebook